WOW !! MUCH LOVE ! SO WORLD PEACE !
Fond bitcoin pour l'amélioration du site: 1memzGeKS7CB3ECNkzSn2qHwxU6NZoJ8o
  Dogecoin (tips/pourboires): DCLoo9Dd4qECqpMLurdgGnaoqbftj16Nvp


Home | Publier un mémoire | Une page au hasard

 > 

Implantation d'algorithme de filtrage numérique sur FPGA(réseau de portes programmables)

( Télécharger le fichier original )
par Mohamed Bendada
Université Ferhat Abbas de Sétif Algérie - Master électronique  2010
  

précédent sommaire

Bitcoin is a swarm of cyber hornets serving the goddess of wisdom, feeding on the fire of truth, exponentially growing ever smarter, faster, and stronger behind a wall of encrypted energy

Conclusion Générale

Ce travail a comme objectif principal la conception et la simulation des filtres numériques codés en VHDL, spécialement les filtres non-récursifs RIF, ces filtres otn une large utilisation dans le monde du traitement numérique de signal.

Dans un premier temps, nous avons défini le langage de description matériel ; le VHDL. C'est un moyen indispensable pour la conception des systèmes numériques, subordonné par des outils de développement tel que ModelSim et Xilinx ISE. Ils nous ont permis la synthèse automatique des descriptions VHDL écrites en un schéma logique intégrable dans un les circuits programmable, tel que FPGA.

Une application de traitement numérique du signal à savoir le filtrage numérique est exploré en détail. Ceci nous a aidés dans notre démarche de conception d'un filtre nonrécursif (RIF) sur FPGA.

Evidemment, ce travail n'épuise absolument pas le sujet de la conception des filtres numériques, au contraire, nous espérons avoir contribué à la clarification d'un sujet qui a de plus en plus un rôle important dans les systèmes de traitement numérique de signal

:

.

ÉÔSÐãäÇ

í ÊÌ.ÒÈ~á Ê~~~~áÇ Êí~ØìãáÇ Ë14Ç,ÈáÇ Ë~~~Õ~ í.Ú ÊíãÞÒáÇ ÍÔÒãáÇ Êí4ÓÑÇ,Î Ðí~ìÊ

. äÇ.íãáÇ

ÈiåäÇ

ãÓáÇÇ

~ãÍ~

:

:

ÉÏÇÏ å~

íÞ~ÈáÇ .ÈÚ íÍ4ÇÑ : ÔØ ÄãäÇ

ÕÎå.

ãã.äÇ ÇÒ. åq ÖÔÛäÇ

Ê~-ÔÈåä Êå411äÇ Êò~ØäãäÇ Ë1-ÇìÈäÇ Ë~1ìÕ- Êòã~ ÖÔÚ ì4

Ë ~ ò~ÕÓÇì~ ÒòäÊä

áÅ íÏ Ô í ð~ ìåÚ Ï~ãÊÚáÇ~ ~ ÊòããÔäÇ ËÇÓ1ÔÇáÅÇ Ê~ä1~.

. ÉÏæÐ~~ Ê4.NÊÓÇ ËÇÑ ÊòããÔäÇ ËLNÔÇÔãäÇ ð~

íÏ Ô ì~ ÊÛå~ ~å~ìåÓ

Ét~L~A Ú~ ÞÔØ ÉÐÚ Ø~Ó ìåÚ ËLNÔÇÔãäÇ åÒ. ÈSÔ~ 1ääæ1Í øÊÍæÔØáÇ åÒ. áN~

.

áÅ

áÅ

íÏ Ô í ì~

ÉÏæÐ~~ Ê~~~ÊÓÅ ËÇÑ ÍÔÇÇÔ. ðãã ÔäÇ ÍÔÇÔãäÇ : ÊòÍ~Ë~ Ë~ãåS

. äÇÐòãäÇ ði Ê~ ~ ÔÈåä Êå~~~äÇ Êò:ØäãäÇ

Ë14ÇìÈäÇ Ë ~~ìÕ~

Title : Implantation of algorithm digital filter on FPGA

Name Bendada First Name Mohamed Directed by: Mr Rabhi Abdelbaki Abstract

The aim of this work is to present the interest of FPGA circuits that can have to

support implementation of Digital Signal Processing algorithms in VHDL, such as digital filters specially FIR (Finite impulse response).

We tried in this memory to build FIR filters, basing on several methods of implementation, each description VHDL is checked and tested by behavioral simulation.

Key words : VHDL, Digital Filter, FIR, FPGA

Mémoire : Implantation d'algorithme de Filtrage Numérique sur FPGA Nom : Bendada Prénom : Mohamed Encadreur : Mr Rabhi Abdelbaki Résumé :

l'objectif de ce travail est de présenter l'intér~t des circuits FPGA (réseau de

portes programmables) comme un support pour implanter des algorithmes de traitement du signal numérique en VHDL tel que les filtres numériques de type RIF.

Nous avons essayé dans ce mémoire, de construire des filtres FIR, en nous basant sur plusieurs méthodes d'implantation, chaque description VHDL est vérifiée et testée par des simulations comportementales.

Mots clés : ò VHDL, Filtre Numérique, RIF, FPGA.

précédent sommaire






Bitcoin is a swarm of cyber hornets serving the goddess of wisdom, feeding on the fire of truth, exponentially growing ever smarter, faster, and stronger behind a wall of encrypted energy








"Tu supportes des injustices; Consoles-toi, le vrai malheur est d'en faire"   Démocrite